Folgende Änderungen sind geplant: ================================= Die CPU-Befehle ZO.B / NE.B / PV.B / CP.U werden ersetzt durch ZO.D / ST.D / GT.D / EX.D mit neuem 8bit-Register D Bei IKL gilt: Aus K <= K+nn+1 wird K <= K+nn Bei DKL gilt: Aus K <= K-nn-1 wird K <= K-nn Das Gesamtsystem wird 8 RAM-Seiten je 64K haben. 0 FreeRAM 1 ROM - TextRAM - VideoRAM (wie bisher) 2 Haupt-RAM (wie bisher) 3 Zusatz-RAM (wie bisher) 4 Slot-0 (bisher in Seite-0) 5 Slot-1 (bisher in Seite-0) 6 Slot-2 (bisher in Seite-0) 7 Slot-3 (bisher in Seite-0) Das ROM ist real ein RAM für die System-Software. Slot-0 / Slot-1 / Slot-2 / Slot-3 sind real RAM. Die Page-Register MP/MX/MY/MZ werden 3bit-breit. Das 3bit-Latch SLT (Slot-Auswahl) entfällt. Für das FreeRAM angedacht ist die Nutzung als TextRAM durch einen neuen Text-Editor. Das Kommando =EASS wird grundlegend geändert. Das Kommando =MASS wird in Teilen geändert. Das Kommando =CASS wird entfernt.